More Info
KPOP Image Download
  • Top University
  • Top Anime
  • Home Design
  • Top Legend



  1. ENSIKLOPEDIA
  2. VHDL - Wikipedia bahasa Indonesia, ensiklopedia bebas
VHDL - Wikipedia bahasa Indonesia, ensiklopedia bebas

VHDL

  • አማርኛ
  • العربية
  • বাংলা
  • Català
  • Čeština
  • Dansk
  • Deutsch
  • Ελληνικά
  • English
  • Español
  • Eesti
  • Euskara
  • فارسی
  • Suomi
  • Français
  • עברית
  • Magyar
  • Íslenska
  • Italiano
  • 日本語
  • 한국어
  • Монгол
  • Bahasa Melayu
  • မြန်မာဘာသာ
  • Nederlands
  • Norsk bokmål
  • Polski
  • Português
  • Română
  • Русский
  • Српски / srpski
  • Svenska
  • Türkçe
  • Українська
  • Tiếng Việt
  • 中文
Sunting pranala
  • Halaman
  • Pembicaraan
  • Baca
  • Sunting
  • Sunting sumber
  • Lihat riwayat
Perkakas
Tindakan
  • Baca
  • Sunting
  • Sunting sumber
  • Lihat riwayat
Umum
  • Pranala balik
  • Perubahan terkait
  • Pranala permanen
  • Informasi halaman
  • Kutip halaman ini
  • Lihat URL pendek
  • Unduh kode QR
Cetak/ekspor
  • Buat buku
  • Unduh versi PDF
  • Versi cetak
Dalam proyek lain
  • Wikimedia Commons
  • Butir di Wikidata
Tampilan
Dari Wikipedia bahasa Indonesia, ensiklopedia bebas

VHDL (VHSIC Hardware Description Language); VHSIC (Very High Speed Integrated Circuit) merupakan salah satu jenis bahasa HDL yang digunakan untuk mendeskripsikan berbagai fungsi rangkaian digital seperti FPGA (Field-programmable Gate Arrays), Gerbang logika, Flip-flop, dan sebagainya. VHDL juga bisa digunakan sebagai bahasa pemrograman untuk simulasi rangkaian dari komponen-komponen digital. HDL (Hardware Description Language) digunakan perancang perangkat keras (hardware) untuk menuliskan sifat, sinyal dan fungsionalitas deskripsi berbasis hardware dari suatu rangkaian. Pendekatan transistor digunakan oleh perancang yang bekerja pada tingkat gerbang (gate level) dan transistor. Perancang mengaplikasikan rancangannya dalam software pada tingkat abstraksi yang lebih tinggi. Metodologi ini dipadukan dengan tool sintesis untuk menerjemahkan dan mengoptimalkan deskripsi dari suatu rancangan. Mesin sintesis digunakan untuk memetakan rancangan bagian fisik, seperti application specific integrated circuit (ASIC) atau field programmable gate array (FPGA). Meskipun kemampuan fitur yang terdapat pada pendekatan ini mampu digunakan, tetapi hardware description language (HDL) belum dapat diterima secara luas karena banyak rancangan yang menggunakan ukuran dan kompleksitas rancangan dapat diselesaikan menggunakan masukan skematik dan banyak perancang kurang mengenal HDL.

Riwayat

[sunting | sunting sumber]

VHDL awalnya dikembangkan oleh Departemen Pertahanan Amerika Serikat berdasarkan perintah untuk mendokumentasikan perilaku ASIC pada tahun 1980-an.

Link

[sunting | sunting sumber]
  • Ferry Wahyu Wibowo, 2014, FPGA & VHDL: Teori, Antarmuka, dan Aplikasi[pranala nonaktif permanen], Penerbit Deepublish, ISBN 978-602-28020-2-0


Ikon rintisan

Artikel bertopik umum ini adalah sebuah rintisan. Anda dapat membantu Wikipedia dengan mengembangkannya.


Jika Anda melihat halaman yang menggunakan templat {{stub}} ini, mohon gantikan dengan templat rintisan yang lebih spesifik.

  • l
  • b
  • s
Artikel rintisan ini tidak memiliki kategori.
Tolong bantu Wikipedia untuk menambahkan kategori.
Tag ini diberikan pada
Februari 2023.
Diperoleh dari "https://id.wikipedia.org/w/index.php?title=VHDL&oldid=22898414"
Kategori tersembunyi:
  • Artikel dengan pranala luar nonaktif
  • Artikel dengan pranala luar nonaktif permanen
  • Semua artikel rintisan
  • Rintisan umum Februari 2023
  • Semua artikel rintisan Februari 2023
  • Artikel yang tidak memiliki kategori Februari 2023
  • Halaman yang menggunakan pranala magis ISBN

Best Rank
More Recommended Articles